欢迎大家赞助一杯啤酒🍺 我们准备了下酒菜:Formal mathematics/Isabelle/ML, Formal verification/Coq/ACL2, C++/F#/Lisp
SystemVerilog
来自开放百科 - 灰狐
(版本间的差异)
小 (→链接) |
小 (→链接) |
||
第27行: | 第27行: | ||
[[category:programming language]] | [[category:programming language]] | ||
[[category:formal]] | [[category:formal]] | ||
+ | [[category:processor]] | ||
+ | [[category:EDA]] | ||
+ | [[category:Huihoo Foundation]] |
2022年10月16日 (日) 13:09的最后版本
您可以在Wikipedia上了解到此条目的英文信息 SystemVerilog Thanks, Wikipedia. |
SystemVerilog
目录 |
[编辑] 简介
SystemVerilog 是一种在现代集成电路(尤其是超大规模集成电路)的设计及验证流程中,由 Verilog 发展而来的硬件描述、硬件验证统一语言,前一部分基本上是2005年版Verilog的扩展,而后一部分功能验证特性则是一门面向对象程序设计语言。
[编辑] 历史
SystemVerilog 的历史可以追溯到2002年,当时一个被称为“Superlog”的语言被捐赠给 Accellera 公司(Verilog的主要支持者)。而 Synopsys 公司捐赠的OpenVera后来发展成为SystemVerilog中硬件验证语言子集。*2005年,SystemVerilog 获批成为电气电子工程师学会1800-2005标准。当时Verilog作为电气电子工程师学会1364-2005标准尚独立存在。
[编辑] 功能
[编辑] 指南
[编辑] 项目
[编辑] 图集
[编辑] 链接
分享您的观点