欢迎大家赞助一杯啤酒🍺 我们准备了下酒菜:Formal mathematics/Isabelle/ML, Formal verification/Coq/ACL2, C++/F#/Lisp
Hardware description language
来自开放百科 - 灰狐
(版本间的差异)
小 (→链接) |
小 (→简介) |
||
第5行: | 第5行: | ||
==简介== | ==简介== | ||
硬件描述语言(HDL)的行为级建模是现代专用集成电路(ASIC)和现场可编程门阵列([[FPGA]])设计的关键。 | 硬件描述语言(HDL)的行为级建模是现代专用集成电路(ASIC)和现场可编程门阵列([[FPGA]])设计的关键。 | ||
+ | |||
+ | 其中,基于 [[Ada]] 语言的 [[VHDL]] 和基于 [[c programming language|C]] 语言的 [[Verilog]] 最为流行。 | ||
==功能== | ==功能== |
2022年5月23日 (一) 00:09的版本
您可以在Wikipedia上了解到此条目的英文信息 Hardware description language Thanks, Wikipedia. |
硬件描述语言(hardware description language, HDL)
目录 |
简介
硬件描述语言(HDL)的行为级建模是现代专用集成电路(ASIC)和现场可编程门阵列(FPGA)设计的关键。
其中,基于 Ada 语言的 VHDL 和基于 C 语言的 Verilog 最为流行。
功能
指南
语言
- HDL for Formal verification
- VHDL VHSIC Hardware Description Language (VHDL) 超高速集成电路硬件描述语言
- Verilog
- SystemVerilog
- SystemC
- GHDL
- Chisel/FIRRTL Hardware Compiler Framework
- Clash A functional hardware description language, Haskell to VHDL/Verilog/SystemVerilog compiler
项目
图集
链接
分享您的观点